Ryzen Medusa на Zen 6 получит два контроллера памяти и изменённую ориентацию DIMM
Появились новые подробности о процессорах AMD Ryzen следующего поколения на архитектуре Zen 6, получивших кодовое имя Medusa. Согласно утечке с китайских форумов, подтверждённой источником Uniko’s Hardware, чипы будут оснащены двумя контроллерами памяти, что приведёт к изменению предпочтительной конфигурации модулей DDR5.
По информации инсайдеров, один из новых интегрированных контроллеров памяти (IMC) будет поддерживать только 1 DIMM на канал (1DPC), что ограничит использование двумя планками в соответствующих конфигурациях. Это напрямую влияет на стартовую и оптимальную установку модулей памяти.
Если сейчас AM5-платы ориентированы на использование слотов A0 и B0, то в Zen 6 акцент смещается на A1 и B1, особенно в конфигурациях с двумя слотами — таких как Mini-ITX и mATX. При этом AM5-платы с четырьмя слотами (A2/B2 и A1/B1) останутся совместимыми, но оптимальной станет установка в A1 и B1, а не в A2 и B2, как ранее.
Также известно, что AMD планирует обеспечить ограниченную совместимость со старыми слотами A0/B0, однако производительность будет ниже, чем при использовании новой схемы. Уже сейчас подтверждено, что материнская плата MSI MPOWER AM5 поддерживает новую конфигурацию DIMM.
Ожидается, что Ryzen Medusa с архитектурой Zen 6 выйдут в 2026 году и принесут рост производительности, новые кэш-решения и изменения в количестве ядер, но ключевые перемены затронут именно подсистему памяти.